

# Politecnico di Milano

# Dip. di Elettronica, Informazione e Bioingegneria

prof. Luca Breveglieri prof. Gerardo Pelosi

prof.ssa Donatella Sciuto prof.ssa Cristina Silvano

# **AXO** – Architettura dei Calcolatori e Sistemi Operativi Prova di lunedì 8 novembre 2021

| Cognome   | Nome   |
|-----------|--------|
| Matricola | _Firma |

#### **Istruzioni**

Si scriva solo negli spazi previsti nel testo della prova e non si separino i fogli.

Per la minuta si utilizzino le pagine bianche inserite in fondo al fascicolo distribuito con il testo della prova. I fogli di minuta, se staccati, vanno consegnati intestandoli con nome e cognome.

È vietato portare con sé libri, eserciziari e appunti, nonché cellulari e altri dispositivi mobili di calcolo o comunicazione. Chiunque fosse trovato in possesso di documentazione relativa al corso – anche se non strettamente attinente alle domande proposte – vedrà annullata la propria prova.

Non è possibile lasciare l'aula conservando il tema della prova in corso.

Tempo a disposizione 2 h:00 m

# Valore indicativo di domande ed esercizi, voti parziali e voto finale:

| esercizio | 1      | (6 | punti) |  |
|-----------|--------|----|--------|--|
| esercizio | 2      | (2 | punti) |  |
|           |        |    |        |  |
|           |        |    |        |  |
|           |        | •  | ,      |  |
| voto fina | ıle: ( | 16 | punti) |  |

**CON SOLUZIONI (in rosso)** 

#### esercizio n. 1 - linguaggio macchina

#### prima parte - traduzione da C a linguaggio macchina

Si deve tradurre in linguaggio macchina simbolico (assemblatore) *MIPS* il frammento di programma C riportato sotto. Il modello di memoria è quello **standard** *MIPS* e le variabili intere sono da **32 bit**. Non si tenti di accorpare od ottimizzare insieme istruzioni C indipendenti. Si facciano le ipotesi seguenti:

- il registro "frame pointer" fp non è in uso
- le variabili locali sono allocate nei registri, se possibile
- vanno salvati (a cura del chiamante o del chiamato, secondo il caso) solo i registri necessari

Si chiede di svolgere i quattro punti seguenti (usando le varie tabelle predisposte nel seguito):

- 1. **Si descriva** il segmento dei dati statici dando gli spiazzamenti delle variabili globali rispetto al registro global pointer *gp*, e **si traducano** in linguaggio macchina le dichiarazioni delle variabili globali.
- 2. **Si descriva** l'area di attivazione della funzione vsign, secondo il modello MIPS, e l'allocazione dei parametri e delle variabili locali della funzione vsign usando le tabelle predisposte
- 3. Si traduca in linguaggio macchina il codice dello statement riquadrato nella funzione main.
- 4. **Si traduca** in linguaggio macchina il codice **dell'intera funzione** vsign (vedi tab. 4 strutturata).

```
/* costanti e variabili globali
                                                              */
#define N 5
int VECTOR [N]
int signature = 0
/* testate funzioni ausiliarie - ambo sono funzioni foglia
                                                              */
int getstdin ( )
                       /* legge un intero da standard input
                                                              */
int checksum (int *) /* calcola sommario (hash) di vettore
/* funz. vsign - legge e firma vettore tramite una chiave
                                                              */
int vsign (int key, int * base)
   int count
   int * hash
   hash = base
   count = N
   do {
      count--
      VECTOR [count] = getstdin ( ) + count
   } while (count != 0) /* do */
   *hash = checksum (base)
   return (*hash - key)
  /* vsiqn */
/* programma principale
                                                              * /
int main ( ) {
   signature = vsign (getstdin ( ),
                                     VECTOR)
   /* main */
```

**punto 1** – segmento dati statici (numero di righe non significativo)

| contenuto<br>simbolico | indirizzo assoluto<br>iniziale (in hex) | spiazzamento<br>rispetto a<br>gp = 0x 1000 8000 |                 |
|------------------------|-----------------------------------------|-------------------------------------------------|-----------------|
|                        |                                         |                                                 | indirizzi alti  |
|                        |                                         |                                                 |                 |
| SIGNATURE              | 0x 1000 0014                            | 0x 8014                                         |                 |
| VECTOR [4]             | 0x 1000 0010                            | 0x 8010                                         |                 |
|                        |                                         |                                                 |                 |
| VECTOR [0]             | 0x 1000 0000                            | 0x 8000                                         | indirizzi bassi |

| <b>punto 1</b> – codice MIPS della sezione dichiarativa globale (numero di righe non significativo) |         |         |      |         |          |           |          |       |
|-----------------------------------------------------------------------------------------------------|---------|---------|------|---------|----------|-----------|----------|-------|
|                                                                                                     | .data   | 0x 1000 | 0000 | // segr | mento da | ti static | i standa | rd    |
|                                                                                                     | .eqv N, | 5       |      |         |          |           |          |       |
| VECTOR:                                                                                             | .space  | 20      | //   | varglob | VECTOR   | '5 interi | cioè 20  | byte) |
| SIGNATURE:                                                                                          | .word   | 0       | //   | varglob | SIGNATU  | RE inizia | lizzata  |       |
|                                                                                                     |         |         |      |         |          |           |          |       |

| punto 2 – area di attivazione della | funzione <b>vsign</b>               |                    |
|-------------------------------------|-------------------------------------|--------------------|
| contenuto simbolico                 | spiazz. rispetto<br>a stack pointer |                    |
| \$ra salvato                        | +8                                  | indirizzi alti     |
| \$s0 salvato                        | +4                                  |                    |
| \$s1 salvato                        | 0                                   | ← sp (fine area)   |
| (\$a0 salvato)                      |                                     | ← max estens. pila |
|                                     |                                     | indirizzi bassi    |

La funzione VSIGN non è foglia, dunque essa salva in pila il registro \$ra. I registri \$\$0, \$\$1 (callee-saved) vanno salvati in pila, dato che vengono usati per allocare, rispettivamente, le variabili locale count e hash. Dato che il registro \$a0 viene modificato da VSIGN prima di chiamare la funzione CHECKSUM e viene usato da VSIGN dopo la chiamata a CHECKSUM, esso va salvato in pila prima di modificarlo e poi va ripristinato subito dopo la chiamata a CHECKSUM; pertanto la pila viene dinamicamente estesa (cioè viene estesa in corso di esecuzione solo quando serve) di una parola. Complessivamente l'area di attivazione di VSIGN ingombra tre interi (cioè 12 byte), e dinamicamente si estende di un ulteriore intero (solo quando si chiama CHECKSUM).

| punto 2 – allocazione dei parametri<br>e delle variabili locali di VSIGN nei registri |             |  |  |  |
|---------------------------------------------------------------------------------------|-------------|--|--|--|
| parametro o variabile locale registro                                                 |             |  |  |  |
| key                                                                                   | <i>\$a0</i> |  |  |  |
| base                                                                                  | <i>\$a1</i> |  |  |  |
| count                                                                                 | <i>\$s0</i> |  |  |  |
| hash                                                                                  | <i>\$s1</i> |  |  |  |

| punto 3 - | punto 3 – codice MIPS dello statement riquadrato in MAIN (num. righe non significativo) |                   |                                     |  |  |  |
|-----------|-----------------------------------------------------------------------------------------|-------------------|-------------------------------------|--|--|--|
| // sign   | ature                                                                                   | = vsign (getstdin | ( ), VECTOR)                        |  |  |  |
| MAIN:     | jal                                                                                     | GETSTDIN          | // chiama funz GETSTDIN (senza arg) |  |  |  |
|           | move                                                                                    | \$a0, \$v0        | // prepara param KEY di funz VSIGN  |  |  |  |
|           | la                                                                                      | \$a1, VECTOR      | // prepara param BASE di funz VSIGN |  |  |  |
|           | jal                                                                                     | VSIGN             | // chiama funz VSIGN                |  |  |  |
|           | SW                                                                                      | \$v0, SIGNATURE   | // aggiorna varglob SIGNATURE       |  |  |  |
|           |                                                                                         |                   |                                     |  |  |  |
|           |                                                                                         |                   |                                     |  |  |  |
|           |                                                                                         |                   |                                     |  |  |  |

```
punto 4 – codice MIPS della funzione vsign (numero di righe non significativo)
          addiu $sp, $sp, -12 // COMPLETARE - crea area attivazione
VSIGN:
          // direttive EQU e salvataggio registri - NON VANNO RIPORTATI
          // hash = base
          move $s1, $a1
                                   // inizializza varloc HASH
          // count = N
                 $s0, N
                                   // inizializza varloc COUNT
DO:
          // do
          // count--
          subi
                                   // aggiorna varloc COUNT
                 $s0, $s0, 1
          // VECTOR [count] = getstdin ( ) + count
                 GETSTDIN
                                   // chiama funz GETSTDIN
          jal
                                   // calcola espr getstdin () + count
          add
                 $t0, $v0, $s0
          1a
                $t1, VECTOR
                                   // carica ind elem VECTOR [0]
          sll
                 $t2, $s0, 2
                                   // allinea indice COUNT
                                   // calcola ind elem VECTOR [COUNT]
          addu
                 $t1, $t1, $t2
                 $t0, ($t1)
                                   // aggiorna elem VECTOR [COUNT]
          // while (count != 0)
          bne
                 $s0, $zero, DO
                                   // se COUNT != 0 vai a DO
          // *hash = checksum (base)
          addiu $sp, $sp, -4
                                   // estendi pila
                $a0, ($sp)
                                   // push reg a0
          SW
                $a0, $a1
                                   // prepara param BASE funz CHECKSUM
          move
          jal
                CHECKSUM
                                   // chiama funz checksum
          1w
                $a0, ($sp)
                                   // pop reg a0
                                   // riduci pila
          addiu $sp, $sp, +4
                 $v0, ($s1)
                                   // aggiorna oggetto puntato da hash
          // return (*hash - key)
          lw
                 $t3, ($s1)
                                   // carica oggetto puntato da hash
          sub
                $v0, $t3, $a0
                                   // prepara valusc funz VSIGN
          // rientro
          addiu $sp, $sp, +12
                                   // elimina area attivazione
                                   // rientra a chiamante
          jr
                $ra
```

#### seconda parte - assemblaggio e collegamento

Dati i due moduli assemblatore sequenti, **si compilino** le tabelle relative a:

- 1. i due moduli oggetto MAIN e AUXILIARY
- 2. le basi di rilocazione del codice e dei dati di entrambi i moduli
- 3. la tabella globale dei simboli e la tabella del codice eseguibile

|       | m     | odulo MAIN         |       | mod   | lulo AUXILIARY    |
|-------|-------|--------------------|-------|-------|-------------------|
|       | .data |                    |       | .data | 1                 |
| BUF:  | .spac | <b>e</b> 28        |       | .eqv  | CONST, 5          |
|       | .text |                    | SUM:  | .word | <b>i</b> 10       |
|       | .glob | 1 MAIN             |       | .text | -                 |
| MAIN: | _     | \$a0, \$zero       |       | .glob | ol AUX            |
|       | lw    | \$a1, SUM          | AUX:  | beq   | \$a0, \$a1, SKIP  |
|       | jal   | AUX                |       | jr    | \$ra              |
|       | bne   | \$v0, \$zero, MAIN | SKIP: | addi  | \$a0, \$a0, CONST |
|       | move  | \$t0, \$v0         |       | sw    | \$a0, BUF         |
|       | addi  | \$t0, \$t0, 1      |       | jr    | \$ra              |
|       | sw    | \$t0, BUF          |       |       |                   |
|       | j     | MAIN               |       |       |                   |

Regola generale per la compilazione di **tutte** le tabelle contenenti codice:

- i codici operativi e i nomi dei registri vanno indicati in formato simbolico
- tutte le costanti numeriche all'interno del codice vanno indicate in esadecimale, con o senza prefisso 0x, e di lunghezza giusta per il codice che rappresentano
  - esempio: un'istruzione come addi \$t0, \$t0, 15 è rappresentata: addi \$t0, \$t0, 0x000F
- nei moduli oggetto i valori numerici che non possono essere indicati poiché dipendono dalla rilocazione successiva, vanno posti a zero e avranno un valore definitivo nel codice eseguibile

|                        |                                                  | (1) – mo                                    | duli oggetto                                 |                                                    |                           |
|------------------------|--------------------------------------------------|---------------------------------------------|----------------------------------------------|----------------------------------------------------|---------------------------|
|                        | modulo 1                                         | MAIN                                        |                                              | modulo aux                                         | ILIARY                    |
| dimensione             | testo: 20 hex (                                  | 32 dec)                                     | dimensione                                   | testo: 14 hex (20                                  | ) dec)                    |
| dimensione             | dati: 1C hex (                                   | 28 dec)                                     | dimensione                                   | dati: 04 hex (4                                    | dec)                      |
|                        | testo                                            | )                                           |                                              | testo                                              |                           |
| indirizzo<br>di parola | istruzio                                         | ne (COMPLETARE)                             | indirizzo<br>di parola                       | istruzio                                           | ne (COMPLETARE)           |
| 0                      | <b>ori</b> \$a0,                                 | \$zero, 0x 0000                             | 0                                            | <b>beq</b> \$a0,                                   | \$a1, <i>0x 0001</i>      |
| 4                      | <b>lw</b> \$a1,                                  | 0000 (\$gp)                                 | 4                                            | <b>jr</b> \$ra                                     |                           |
| 8                      | jal 000 0                                        | 000                                         | 8                                            | addi \$a0,                                         | \$a0, <i>0x 0005</i>      |
| С                      | bne \$v0,                                        | \$zero, Ox FFFC                             | С                                            | <b>sw</b> \$a0,                                    | 0000 (\$gp)               |
| 10                     | <b>ori</b> \$t0,                                 | \$v0, 0x 0000                               | 10                                           | <b>jr</b> \$ra                                     |                           |
| 14                     | addi \$t0,                                       | \$t0, 0x 0001                               | 14                                           |                                                    |                           |
| 18                     | <b>sw</b> \$t0,                                  | 0000 (\$gp)                                 | 18                                           |                                                    |                           |
| 1C                     | j 000 0                                          | 000                                         | 1C                                           |                                                    |                           |
| 20                     |                                                  |                                             | 20                                           |                                                    |                           |
| 24                     |                                                  |                                             | 24                                           |                                                    |                           |
| 28                     |                                                  |                                             | 28                                           |                                                    |                           |
| 2C                     |                                                  |                                             | 2C                                           |                                                    |                           |
|                        | dati                                             |                                             |                                              | dati                                               |                           |
| indirizzo<br>di parola |                                                  | contenuto                                   | indirizzo<br>di parola                       | contenuto                                          |                           |
| 0                      | non specific                                     | ato                                         | 0                                            | 0x 0000 000A                                       |                           |
|                        |                                                  |                                             |                                              |                                                    |                           |
|                        |                                                  |                                             |                                              |                                                    |                           |
| tipo                   | <b>tabella dei</b><br>può essere <i>T</i> (testo | <b>simboli</b><br>o) oppure <i>D</i> (dato) | tipo p                                       | <b>tabella dei s</b><br>ouò essere <i>T</i> (testo |                           |
| simbolo                | tipo                                             | valore                                      | simbolo                                      | tipo                                               | valore                    |
| BUF                    | D                                                | 0x 0000 0000                                | SUM                                          | D                                                  | 0x 0000 0000              |
| MAIN                   | T                                                | 0x 0000 0000                                | AUX                                          | T                                                  | 0x 0000 0000              |
|                        |                                                  |                                             | SKIP                                         | T                                                  | 0x 0000 0008              |
|                        |                                                  |                                             |                                              |                                                    |                           |
|                        | tabella di rilo                                  | ocazione                                    |                                              | tabella di rilo                                    | ocazione                  |
| indirizzo<br>di parola | cod. operativo                                   | simbolo                                     | indirizzo<br>di parola                       | cod. operativo                                     | simbolo                   |
| 4                      | lw                                               | SUM                                         | C                                            | SW                                                 | BUF                       |
| 8                      | jal                                              | AUX                                         |                                              |                                                    |                           |
| 18                     | SW                                               | BUF                                         |                                              |                                                    |                           |
| 1C                     | j                                                | MAIN                                        |                                              |                                                    |                           |
|                        | CONCT dichiarate                                 |                                             | <u>                                     </u> |                                                    | dalla taballa simboli (la |

Il simbolo CONST dichiarato tramite .eqv è una pura costante e si può omettere dalla tabella simboli (la direttiva .eqv ha lo stesso significato di #define in C, e non ha rilevanza ai fini della rilocazione).

| (2) — posizione in memoria dei moduli |              |                 |              |  |
|---------------------------------------|--------------|-----------------|--------------|--|
|                                       | modulo main  | modulo AUXLIARY |              |  |
| base del testo:                       | 0x 0040 0000 | base del testo: | 0x 0040 0020 |  |
| base dei dati:                        | 0x 1000 0000 | base dei dati:  | 0x 1000 001C |  |

| (3) — tabella globale dei simboli |               |  |         |               |  |
|-----------------------------------|---------------|--|---------|---------------|--|
| simbolo                           | valore finale |  | simbolo | valore finale |  |
| BUF                               | 0x 1000 0000  |  | SUM     | 0x 1000 001C  |  |
| MAIN                              | 0x 0040 0000  |  | AUX     | 0x 0040 0020  |  |
|                                   |               |  | SKIP    | 0x 0040 0028  |  |

## NELLA TABELLA DEL CODICE ESEGUIBILE SI CHIEDONO SOLO LE ISTRUZIONI DEI MODULI MAIN E AUXILIARY CHE ANDRANNO COLLOCATE AGLI INDIRIZZI SPECIFICATI

|           | (3) – codice eseguibile |                            |                        |                        |  |  |
|-----------|-------------------------|----------------------------|------------------------|------------------------|--|--|
|           | testo                   |                            |                        |                        |  |  |
| indirizzo | codi                    | <b>ce</b> (con codici oper | ativi e registri in fo | orma simbolica)        |  |  |
| •••       | •••                     |                            |                        |                        |  |  |
| 4         | <b>lw</b> \$a1, 0x 8    | 801C(\$gp) //              | / MAIN: lw &           | Sal, SUM               |  |  |
| 8         | <b>ial</b> 010 0008     | //                         | / MAIN: jal            | AUX                    |  |  |
| С         | one \$v0,\$zer          | co, 0x FFFC //             | MAIN: bne              | \$v0, \$zero, MAIN     |  |  |
| •••       |                         |                            |                        |                        |  |  |
| 18        | <b>sw</b> \$t0,0x8      | 8000(\$gp) //              | / MAIN: sw             | \$t0, BUF              |  |  |
| 1C        | i 010 0000              | //                         | / MAIN: j              | MAIN                   |  |  |
| •••       |                         |                            |                        |                        |  |  |
| 20        | <b>peq</b> \$a0, \$a1,  | 0x 0001 //                 | / AUXILIARY:           | beq \$a0, \$a1, SKIP   |  |  |
| 28        | <b>addi</b> \$a0, \$a0, | 0x 0005 //                 | / AUXILIARY:           | addi \$a0, \$a0, CONST |  |  |
| 2C        | <b>sw</b> \$a0,0x8      | <br>?000(\$gp) //          | / AUXILIARY:           | sw \$a0, BUF           |  |  |
| •••       | •••                     |                            |                        |                        |  |  |

### esercizio n. 2 - logica digitale

Sia dato il circuito sequenziale composto da due bistabili master-slave di *tipo D* (D1, Q1 e D2, Q2, dove D è l'ingresso del bistabile e Q è lo stato / uscita del bistabile), e dotato di un ingresso  $\mathbf{I}$  e un'uscita  $\mathbf{U}$ . Il circuito è descritto dalle equazioni nel riquadro.

D1 = !(Q2 or I)

D2 = Q1 xor !(Q2 and I)

U = Q2 and I

N.B. operatore XOR, uscita a 1 se e solo se solo uno degli ingressi è a 1

**Si chiede** di completare il diagramma temporale riportato qui sotto. Si noti che:

- si devono trascurare completamente i ritardi di propagazione delle porte logiche e i ritardi di commutazione dei bistabili
- i bistabili sono il tipo master-slave la cui struttura è stata trattata a lezione, con uscita che commuta sul fronte di discesa del clock

## tabella dei segnali (diagramma temporale) da completare

- per i segnali D1, Q1, D2, Q2 e U, **si ricavi**, per ogni ciclo di clock, l'andamento della forma d'onda corrispondente riportando i relativi valori 0 o 1
- a solo scopo di chiarezza, per il segnale di ingresso I è riportata anche la forma d'onda per mettere in evidenza la corrispondenza tra questa e i valori 0 e 1 presenti nella tabella dei segnali complessiva
- si noti che nel primo intervallo i segnali Q1 e Q2 sono già dati (rappresentano lo stato iniziale)



### esercizio n. 3 – microarchitettura del processore pipeline

#### prima parte - pipeline e segnali di controllo

Sono dati il seguente frammento di codice **macchina** MIPS (simbolico), che inizia l'esecuzione all'indirizzo indicato, e i valori iniziali per alcuni registri e parole di memoria.

| indirizzo    | codice MIPS             |  |  |  |  |  |  |  |
|--------------|-------------------------|--|--|--|--|--|--|--|
| 0x 0040 0800 | lw \$t1, 0x 001A(\$t0)  |  |  |  |  |  |  |  |
| 0x 0040 0804 | addi \$t2, \$t3, 32     |  |  |  |  |  |  |  |
| 0x 0040 0808 | nop                     |  |  |  |  |  |  |  |
| 0x 0040 080C | sw \$t1, 0x 1A1A(\$t0)  |  |  |  |  |  |  |  |
| 0x 0040 0810 | beq \$t0, \$t2, 0x 0080 |  |  |  |  |  |  |  |
| 0x 0040 0814 |                         |  |  |  |  |  |  |  |
|              |                         |  |  |  |  |  |  |  |
|              |                         |  |  |  |  |  |  |  |
|              |                         |  |  |  |  |  |  |  |
|              |                         |  |  |  |  |  |  |  |

| registro     | contenuto iniziale            |
|--------------|-------------------------------|
| \$t0         | 0x 1001 3FF2                  |
| \$t1         | 0x 0001 0C0C                  |
| \$t2         | 0x 0001 8008                  |
| \$t3         | 0x 0010 80FA                  |
| memoria      | contenuto iniziale            |
| 0x 1001 4004 |                               |
| 0x 1001 4008 |                               |
| 0x 1001 400C | 0x 1001 1212<br>(\$t1 finale) |
| 0x 1001 5A0C | 0x 1001 1A1A                  |

La pipeline è ottimizzata per la gestione dei conflitti di controllo, e si consideri il **ciclo di clock 5** in cui l'esecuzione delle istruzioni nei vari stadi è la seguente:

|            |          |    |    |    |     | ciclo d | li clock |     |     |    |    |    |
|------------|----------|----|----|----|-----|---------|----------|-----|-----|----|----|----|
|            |          | 1  | 2  | 3  | 4   | 5       | 6        | 7   | 8   | 9  | 10 | 11 |
| <u>s</u> . | 1 – lw   | IF | ID | EX | MEM | WB      |          |     |     |    |    |    |
| istruzione | 2 – addi |    | IF | ID | EX  | MEM     | WB       |     |     |    |    |    |
| ion        | 3 – nop  |    |    | IF | ID  | EX      | MEM      | WB  |     |    |    |    |
| æ          | 4 - sw   |    |    |    | IF  | ID      | EX       | MEM | WB  |    |    |    |
|            | 5 - beq  |    |    |    |     | IF      | ID       | EX  | MEM | WB |    |    |

1) Calcolare il valore dell'indirizzo di memoria dati nell'istruzione /w (load):

0x 1001 3FF2 + 0x 0000 001A = 0x 1001 400C

2) Calcolare il valore del risultato (\$t3 + 32) dell'istruzione addi (addizione con immediato):

0x 0010 80FA + 0x 0000 0020 = 0x 0010 811A (\$t2 finale)

**3) Calcolare** il valore dell'indirizzo di memoria dati nell'istruzione *sw* (store):

0x 1001 3FF2 + 0x 0000 1A1A = 0x 1001 5A0C\_\_\_\_\_

**4) Calcolare** il valore dell'indirizzo di destinazione del salto (si ricorda che l'offset specificato nella *beq* è a parola):

 $0 \times 0040 \ 0814 + 0 \times 0000 \ 0200 = 0 \times 0040 \ 0A14$ 

#### **Completare** le tabelle.

I campi di tipo *Istruzione* e *NumeroRegistro* possono essere indicati in forma simbolica, tutti gli altri in esadecimale (prefisso 0x implicito). Utilizzare **n.d.** se il valore non può essere determinato. N.B.: <u>tutti</u> i campi vanno completati con valori simbolici o numerici, tranne quelli precompilati con \*\*\*\*\*\*\*.

|                     |                                 | dei registri di interstadio | E\                                    |
|---------------------|---------------------------------|-----------------------------|---------------------------------------|
|                     |                                 | i SALITA del clock ciclo    | 1                                     |
| IF                  | ID                              | EX                          | MEM                                   |
| (beq)               | (SW)                            | (nop)                       | (addi)                                |
| registro IF/ID      | .WB.MemtoReg                    | .WB.MemtoReg                | .WB.MemtoReg                          |
|                     | X                               | .wb.Memlokeg                | • • • • • • • • • • • • • • • • • • • |
|                     | ^                               | ^                           | U                                     |
|                     | .WB.RegWrite                    | .WB.RegWrite                | .WB.RegWrite                          |
|                     | <b>0</b>                        | 0                           | 1                                     |
|                     | .M.MemWrite                     | .M.MemWrite                 |                                       |
|                     | 1                               | 0                           |                                       |
|                     | .M.MemRead                      | .M.MemRead                  |                                       |
|                     | 0                               | X                           |                                       |
|                     |                                 |                             |                                       |
|                     | .M.Branch                       | .M.Branch                   |                                       |
|                     | <b>0</b>                        | <b>0</b>                    |                                       |
| .PC                 | .PC                             | .PC                         |                                       |
| <i>0x 0040 0814</i> | <i>0x 0040 0810</i>             | ******                      |                                       |
| .istruzione         | .(Rs) <i>(\$t0)</i>             |                             |                                       |
| beq                 | 1001 3FF2                       |                             |                                       |
|                     | .(Rt) <i>(\$t1) finale</i>      | .(Rt)                       |                                       |
|                     | <i>0x 1001 1212</i>             | *********                   |                                       |
|                     | .Rt                             | .R                          | .R                                    |
|                     | <i>\$t1</i>                     | ********                    | <i>\$t2</i>                           |
|                     | .Rd                             |                             |                                       |
|                     | ********                        |                             |                                       |
|                     | imm/offcot cotoco               | ALLI out                    | ALL out                               |
|                     | .imm/offset esteso Ox OOOO 1A1A | .ALU_out<br>******          | .ALU_out<br><i>0x 0010 811A</i>       |
|                     | UX UUUU 1A1A                    |                             | OX OOTO OTTA                          |
|                     | .EX.ALUSrc                      | .Zero                       | .DatoLetto                            |
|                     | 1                               | *********                   | *********                             |
|                     | .EX.RegDest                     |                             |                                       |
|                     | X                               |                             |                                       |

| segnali relativi al RF (subito | prima del fronte di DISCESA int | terno al ciclo di clock – ciclo <b>5</b> ) |
|--------------------------------|---------------------------------|--------------------------------------------|
| RF.RegLettura1                 | RF.DatoLetto1                   | RF.RegScrittura                            |
| <i>\$t0 sw</i>                 | 0x 1001 3FF2 (\$t0) iniz.       | \$t1  w                                    |
| RF.RegLettura2                 | RF.DatoLetto2                   | RF.DatoScritto                             |
| \$t1 sw                        | 0x 0001 0C0C (\$t1) iniz.       | <i>0x 1001 1212 (\$t1) fin.</i>            |
|                                |                                 |                                            |

| segnali relativi al RF (subito | prima del fronte di DISCESA int | erno al ciclo di clock – ciclo <b>6</b> ) |
|--------------------------------|---------------------------------|-------------------------------------------|
| RF.RegLettura1                 | RF.DatoLetto1                   | RF.RegScrittura                           |
| \$t0 beq                       | 0x 1001 3FF2 (\$t0) iniz.       | <i>\$t2 addi</i>                          |
| RF.RegLettura2                 | RF.DatoLetto2                   | RF.DatoScritto                            |
| \$t2 beq                       | 0x 0001 8008 (\$t2) iniz.       | 0x 0010 811A (\$t2) fin.                  |

#### seconda parte - gestione di conflitti e stalli

Si consideri la sequenza di istruzioni sotto riportata eseguita in modalità pipeline:

ciclo di clock

|   | istruzione                     | 1  | 2          | 3          | 4       | 5          | 6              | 7              | 8   | 9  | 10 |
|---|--------------------------------|----|------------|------------|---------|------------|----------------|----------------|-----|----|----|
| 1 | add \$t1, \$t0, \$t1           | IF | ID<br>0, 1 | EX         | MEM     | WB<br>1    |                |                |     |    |    |
| 2 | <b>add</b> \$t2, \$t1, \$t2    |    | IF         | ID<br>1, 2 | EX      | MEM        | WB<br><u>2</u> |                |     |    |    |
| 3 | lw \$t0, 0x 00AA(\$t2)         |    |            | IF         | ID<br>2 | EX         | MEM            | WB<br><i>0</i> |     |    |    |
| 4 | <b>sw</b> \$t0, 0x 00BB(\$t2)  |    |            |            | IF      | ID<br>0, 2 | EX             | MEM            | WB  |    |    |
| 5 | <b>beq</b> \$t0, \$t2, 0x 0089 |    |            |            |         | IF         | ID<br>0, 2     | EX             | MEM | WB |    |

La pipeline è ottimizzata per la gestione dei conflitti di controllo.

#### punto 1

- a. Definire <u>tutte</u> le dipendenze di dato completando la **tabella 1** della pagina successiva (colonne "*punto* 1a") indicando quali generano un conflitto, e per ognuna di queste quanti stalli sarebbero necessari per risolvere tale conflitto (stalli teorici), considerando la pipeline **senza** percorsi di propagazione.
- b. Disegnare in **diagramma A** il diagramma temporale della pipeline senza propagazione di dato, con gli stalli **effettivamente** risultanti, e riportare il loro numero in **tabella 1** (colonne "*punto 1b*").

## diagramma A

|        | 1  | 2          | 3           | 4           | 5          | 6           | 7           | 8         | 9           | 10          | 11         | 12         | 13 | 14 | 15 | 16 |
|--------|----|------------|-------------|-------------|------------|-------------|-------------|-----------|-------------|-------------|------------|------------|----|----|----|----|
| 1. add | IF | ID<br>0, 1 | EX          | M           | WB<br>(1)  |             |             |           |             |             |            |            |    |    |    |    |
| 2. add |    | IF         | ID<br>stall | ID<br>stall | ID<br>1, 2 | EX          | M           | WB<br>(2) |             |             |            |            |    |    |    |    |
| 3. lw  |    |            | IF<br>stall | IF<br>stall | IF         | ID<br>stall | ID<br>stall | ID<br>2   | EX          | M           | WB<br>(0)  |            |    |    |    |    |
| 4. sw  |    |            |             |             |            | IF<br>stall | IF<br>stall | IF        | ID<br>stall | ID<br>stall | ID<br>0, 2 | EX         | M  | WB |    |    |
| 5. beq |    |            |             |             |            |             |             |           | IF<br>stall | IF<br>stall | IF         | ID<br>0, 2 | EX | M  | WB |    |

#### punto 2

Si faccia l'ipotesi che la pipeline sia dotata dei percorsi di propagazione EX / EX, MEM / EX e MEM / MEM:

- a. Disegnare in **diagramma B** il diagramma temporale della pipeline, indicando i percorsi di propagazione che possono essere attivati per risolvere i conflitti e gli eventuali stalli da inserire affinché la propagazione sia efficace.
- b. Indicare in **tabella 1** (colonne "**punto 2b**") i percorsi di propagazione attivati e gli stalli associati, e il ciclo di clock in cui sono attivi i percorsi di propagazione.

### diagramma B

| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 |
|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|
|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|

| 1. add | IF | ID<br>0,1 | EX (1)    | M (1)   | WB<br>1   |             |            |    |   |    |  |  |  |
|--------|----|-----------|-----------|---------|-----------|-------------|------------|----|---|----|--|--|--|
| 2. add |    | IF        | ID<br>1,2 | EX (2)  | M<br>(2)  | WB<br>(2)   |            |    |   |    |  |  |  |
| 3. lw  |    |           | IF        | ID<br>2 | EX        | M<br>(0)    | WB<br>(0)  |    |   |    |  |  |  |
| 4. sw  |    |           |           | IF      | ID<br>0,2 | EX          | М          | WB |   |    |  |  |  |
| 5. beq |    |           |           |         | IF        | ID<br>stall | ID<br>0, 2 | EX | M | WB |  |  |  |

#### tabella 1

|                  | рι                              | into 1a               |                      |                      |
|------------------|---------------------------------|-----------------------|----------------------|----------------------|
| N°<br>istruzione | N° istruzione<br>da cui dipende | registro<br>coinvolto | conflitto<br>(si/no) | N° stalli<br>teorici |
| 2                | 1                               | \$t1                  | sì                   | 2                    |
| 3                | 2                               | \$t2                  | sì                   | 2                    |
| 4                | 2                               | \$t2                  | sì                   | 1                    |
| 4                | 3                               | \$t0                  | sì                   | 2                    |
| 5                | 2                               | \$t2                  | no                   | 0                    |
| 5                | 3                               | \$t0                  | sì                   | 1                    |
|                  |                                 |                       |                      |                      |

| punto 1b               |  |  |  |  |  |  |  |  |
|------------------------|--|--|--|--|--|--|--|--|
| N° stalli<br>effettivi |  |  |  |  |  |  |  |  |
| 2                      |  |  |  |  |  |  |  |  |
| 2                      |  |  |  |  |  |  |  |  |
| assorbito              |  |  |  |  |  |  |  |  |
| 2                      |  |  |  |  |  |  |  |  |
| 0                      |  |  |  |  |  |  |  |  |
| assorbito              |  |  |  |  |  |  |  |  |
|                        |  |  |  |  |  |  |  |  |

| punto 2b                             |                                                  |  |
|--------------------------------------|--------------------------------------------------|--|
| stalli + percorso<br>di propagazione | ciclo di clock<br>in cui è attivo<br>il percorso |  |
| EX / EX                              | 4                                                |  |
| EX / EX                              | 5                                                |  |
| MEM / EX                             | 6                                                |  |
| MEM / MEM                            | 7                                                |  |
| 0                                    | -                                                |  |
| 1 stallo                             | 7                                                |  |
|                                      |                                                  |  |

#### esercizio n. 4 - domande su argomenti vari

#### memoria cache

Si consideri una gerarchia di memoria composta dalla memoria centrale di 1 Giga byte indirizzabile a byte con parole da 32 bit, una memoria cache istruzioni a indirizzamento diretto e una memoria cache dati set-associativa a 4 vie da 1 Mega byte ciascuna, con blocchi da 512 byte. Il bus dati è a 32 bit. Il tempo di accesso alle cache è pari a 1 ciclo di clock. Il tempo di accesso alla memoria centrale è pari a 10 cicli di clock. Rispondere alle domande sequenti:

- 1. Indicare la struttura degli indirizzi di memoria per le due memorie cache.
- 2. Calcolare il tempo necessario per caricare un blocco in caso di fallimento (miss).
- 3. Calcolare il tempo medio di accesso alla memoria di un programma in cui in media il **25** % delle istruzioni eseguite richiede un accesso in lettura o scrittura a un dato. Il **miss rate** (frequenza di fallimento) della cache **istruzioni** è pari allo **1** %, mentre per la cache **dati** è pari al **5** %.

#### Soluzione

#### Domanda 1:

```
numero di bit per indirizzare un byte in memoria centrale: 30

numero di bit per indirizzare un byte nel blocco: 9

cache istruzioni:

numero di blocchi in cache: 2²0 / 2⁰ = 2¹¹ = 2048

struttura indirizzo per cache istruzioni:

numero di bit per indirizzare un byte nel blocco: 9

numero di bit per indirizzare un blocco in cache: 11

numero di bit di etichetta: 30 - 9 - 11 = 10

cache dati:

numero di insiemi in cache: n. blocchi / dim. insieme in blocchi = 2¹¹ / 2² = 2⁰ = 512

struttura indirizzo per cache dati:

numero di bit per indirizzare un byte nel blocco: 9

numero di bit per indirizzare un insieme in cache: 9

numero di bit di etichetta: 30 - 9 - 9 = 12
```

#### Domanda 2:

```
numero di parole in un blocco: 512 byte / 4 byte per parola = 128
```

penalità di fallimento (tempo di caricamento di un blocco in caso di miss): 10 cicli per parola × 128 parole = 1280 cicli

#### Domanda 3:

```
T medio di accesso alla cache istruzioni: 1 \ ciclo + 0.01 \ mr \times 1280 \ pf = 13.8 \ cicli
T medio di accesso alla cache dati: 1 \ ciclo + 0.05 \ mr \times 1280 \ pf = 65 \ cicli
T medio di accesso alla memoria: 100/125 \times 13.8 + 25/125 \times 65 = 11.04 + 13 = 24.04 \ cicli
```

#### logica combinatoria

Si vuole progettare una rete combinatoria con tre ingressi A, B e C, rispettivamente, e un'uscita U.

L'uscita **U** vale **1** se i tre ingressi sono identici oppure se l'ingresso **A** vale **0**; altrimenti l'uscita **U** vale **0**. Progettare la rete come **somma di prodotti** (SOP) rispondendo alle seguenti domande.

**Completare la tabella sottostante con i valori dell'uscita U**. Per facilitare lo svolgimento, le colonne ABC che rappresentano gli ingressi della rete sono già state completate.

| ABC | _ | U |
|-----|---|---|
| 000 |   | 1 |
| 001 |   | 1 |
| 010 |   | 1 |
| 011 |   | 1 |
| 100 |   | 0 |
| 101 |   | 0 |
| 110 |   | 0 |
| 111 |   | 1 |

**Scrivere l'espressione della prima forma canonica di U** in funzione di A, B e C, senza ricorrere a semplificazioni o minimizzazioni:

| U(A, B, C) = | !A !B !C + !A !B C + !A B !C + !A B C + A B | 3 C |
|--------------|---------------------------------------------|-----|
|              |                                             |     |

**Trasformare l'espressione** in prima forma canonica ricavata al punto precedente – **tramite le proprietà dell'algebra di commutazione** – in modo da ottenere una nuova espressione costituita da soli termini prodotto, con un numero ridotto di termini e con termini prodotto costituiti da al più due variabili, così da diminuire il costo di realizzazione della rete. Si indichino le singole operazioni svolte, e il nome oppure la forma della proprietà utilizzata (numero di righe non significativo).

| U (A, B, C)                                | proprietà                                |  |
|--------------------------------------------|------------------------------------------|--|
| IAIBIC + IAIBC + IABIC + IABC + ABC        |                                          |  |
| !A!B!C + !A!BC + !AB!C + !ABC + ABC + !ABC | proprietà di idempotenza di !ABC         |  |
| !A!B(!C+C) + !AB(!C+C) + (A+!A)BC          | proprietà distributiva AND rispetto a OR |  |
| !A!B1 + !AB1 + 1BC                         | proprietà inversa                        |  |
| !A!B+ !AB + BC                             | proprietà identità                       |  |
| !A(!B+B)+BC                                | proprietà distributiva AND rispetto a OR |  |
| !A1 + BC                                   | proprietà inversa                        |  |
| !A + BC                                    | proprietà identità                       |  |
|                                            |                                          |  |

| spazio libero per continuazione o brutta copia |  |  |  |
|------------------------------------------------|--|--|--|
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |
|                                                |  |  |  |